Skip navigation
Universidade Federal da Bahia |
Repositório Institucional da UFBA
Use este identificador para citar ou linkar para este item: https://repositorio.ufba.br/handle/ri/22929
Registro completo de metadados
Campo DCValorIdioma
dc.contributor.advisorSchnitman, Leizer-
dc.contributor.authorFreire, Eder Santana-
dc.creatorFreire, Eder Santana-
dc.date.accessioned2017-06-08T11:16:24Z-
dc.date.available2017-06-08T11:16:24Z-
dc.date.issued2017-06-08-
dc.date.submitted2014-03-13-
dc.identifier.urihttp://repositorio.ufba.br/ri/handle/ri/22929-
dc.description.abstractO projeto de hardware especializado para detecção de intrusão em redes de computadores tem sido objeto de intensa pesquisa ao longo da última década, devido ao seu desempenho consideravelmente maior, comparado às implementações em software. Nesse contexto, um dos fatores limitantes é a quantidade finita de recursos de memória embarcada, em contraste com o crescente número de padrões de ameaças a serem analisados. Este trabalho propõe uma arquitetura baseada no algoritmo de Huffman para codificação, armazenamento e decodificação paralela de tais padrões, a fim de reduzir o consumo de memória embarcada em projetos de hardware destinado à detecção de intrusão em redes. Experimentos foram realizados através de simulação e síntese em FPGA de conjuntos de regras atuais do sistema de detecção de intrusão Snort, e os resultados indicaram uma economia de até 73% dos recursos de memória embarcada do chip. Adicionalmente, a utilização de uma estrutura paralelizada apresentou ganhos de desempenho significantes durante o processo de decodificação das regras.pt_BR
dc.language.isopt_BRpt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectSistemas Computacionaispt_BR
dc.subjectSegurança da Informaçãopt_BR
dc.subjectArquitetura paralelapt_BR
dc.subjectDetecção de intrusão em redespt_BR
dc.subjectField-Programmable Gate Arrayspt_BR
dc.subjectOtimização de memóriapt_BR
dc.subjectCodificação de Huffmanpt_BR
dc.titleUma arquiteturaparalela baseada na codificação de huffman para otimizaçãode memória em hardware especializado para detecção de intrusão em redespt_BR
dc.typeDissertaçãopt_BR
dc.contributor.advisor-coDuarte, Angelo Amâncio-
dc.contributor.refereesSchnitman, Leizer-
dc.contributor.refereesDuarte, Angelo Amâncio-
dc.contributor.refereesOliveira, Wagner Luiz Alves de-
dc.contributor.refereesMarranghello, Norian-
dc.publisher.departamentEscola Politécnica /Instituto de Matemática.pt_BR
dc.publisher.programPrograma de Pós-Graduação em Mecatrônicapt_BR
dc.publisher.initialsUFBApt_BR
dc.publisher.countryBrasilpt_BR
Aparece nas coleções:Dissertação (PPGM)

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
Dissertação - Eder Santana Freire - Revisão Final.pdf2,82 MBAdobe PDFVisualizar/Abrir
Mostrar registro simples do item Visualizar estatísticas


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.